Реализация на ПЛИС шифра Закревского на основе перестраиваемого автомата, заданного формулами
Рассмотрена реализация на ПЛИС шифра Закревского на основе перестраиваемого автомата, заданного формулами, когда функции переходов и выходов вычисляются с помощью часто используемой в симметричных шифрах операции сложения по модулю целого числа (обычно степени двойки). Установлено, что формульный (аналитический) способ представления автомата по сравнению с табличным приводит к улучшению эффективности ПЛИС-реализации шифра, в частности наблюдается рост производительности на 17-36%.
Скачать электронную версию публикации
Загружен, раз: 322
Ключевые слова
шифр Закревского, перестраиваемый автомат, табличный способ задания автомата, формульный способ задания автомата, производительность, ресурсоёмкость, ПЛИС, VHDL, Zakrevskij's cipher, reconfigurable FSM, table-specified FSM, formula-specified FSM, throughput, area, FPGA, VHDLАвторы
ФИО | Организация | Дополнительно | |
Ковалев Дмитрий Сергеевич | Томский государственный университет; ОАО «Информационные спутниковые системы» им. акад. М. Ф. Решетнёва», г. Железногорск | аспирант кафедры защиты информации и криптографии; инженер-программист отдела технических средств и ремонта вычислительной техники | dmisk@hotmail.com; dmisk@iss-reshetnev.ru |
Тренькаев Вадим Николаевич | Томский государственный университет | кандидат технических наук, доцент, доцент кафедры защиты информации и криптографии | tvnik@sibmail.com |
Ссылки
Ковалев Д. С. Реализация на ПЛИС шифра Закревского на основе перестраиваемого автомата // Вестник Сибирского государственного аэрокосмического университета им. акад. М. Ф. Решетнёва. 2014. № 1 С. 16-18.
Закревский А. Д. Метод автоматической шифрации сообщений // Прикладная дискретная математика. 2009. №2. С. 127-137.
Тренькаев В. Н. Реализация шифра Закревского на основе перестраиваемого автомата // Прикладная дискретная математика. 2010. №3. С. 69-77.
Rouvroy G., Standaert F. X., Quisquater J. J., and Legat J. D. Compact and efficient encryption/decryption module for FPGA implementation of the AES Rijndael very well suited for small embedded applications // Proc. Intern. Conf. Inform. Technology: Coding and Computing. 2004. V.2. P. 583-587.
